Titre : |
Architecture des systemes sur puce. : Processeurs synthetisables,CAO VLSI,normeVCI,enironnements ISE et Quartus |
Type de document : |
texte imprimé |
Auteurs : |
Attoui Ammar, Auteur |
Editeur : |
Ellipses |
Année de publication : |
2005 |
Collection : |
TECHNOSUP |
Importance : |
315 p |
Format : |
17,5 x 26 cm |
ISBN/ISSN/EAN : |
978-2-7298-2318-4 |
Langues : |
Français (fre) Langues originales : Français (fre) |
Index. décimale : |
004 Traitement de données. Informatique |
Résumé : |
À la jonction du software et du hardware, l'ouvrage présente les composants de la prochaine génération d'ordinateurs.
Il s'adresse aux industriels et ingénieurs désireux de s'initier rapidement à l'assembleur du processeur synthétisable. Il permet d'acquérir le recul nécessaire vis-à -vis des différentes technologies de circuits logiques imprimables.
Il s'adresse également aux étudiants des niveaux licence et master pour l'apprentissage de l'assembleur et de l'architecture des systèmes informatiques. L'intérêt majeur d'un environnement de type Quartus-II et des processeurs synthétisables est que, contrairement aux processeurs classiques, ils offrent un support idéal pour mieux appliquer et concrétiser rapidement les concepts théoriques.
Pour préserver une certaine neutralité, l'ouvrage développe une présentation équilibrée des environnements les plus connus, comme ISE de Xilinx et Quartus II d'Altera. |
Note de contenu : |
Sommaire
Concepts de base
Les circuits logiques programmables
Architecture et principe de fonctionnement d'un système à microprocesseur
Intégration des composants et communications intrapuce
Introduction au langage VHDL
Architecture et programmation du processeur NIOS
Accès à la mémoire
Les modes d'adressage
Les instructions arithmétiques et logiques de NIOS
Gestion des interruptions et des exceptions
Mise en oeuvre d'un exécutif temps temps-réel sur NIOS
Le pilote de l'UART
|
Architecture des systemes sur puce. : Processeurs synthetisables,CAO VLSI,normeVCI,enironnements ISE et Quartus [texte imprimé] / Attoui Ammar, Auteur . - [S.l.] : Ellipses, 2005 . - 315 p ; 17,5 x 26 cm. - ( TECHNOSUP) . ISBN : 978-2-7298-2318-4 Langues : Français ( fre) Langues originales : Français ( fre)
Index. décimale : |
004 Traitement de données. Informatique |
Résumé : |
À la jonction du software et du hardware, l'ouvrage présente les composants de la prochaine génération d'ordinateurs.
Il s'adresse aux industriels et ingénieurs désireux de s'initier rapidement à l'assembleur du processeur synthétisable. Il permet d'acquérir le recul nécessaire vis-à -vis des différentes technologies de circuits logiques imprimables.
Il s'adresse également aux étudiants des niveaux licence et master pour l'apprentissage de l'assembleur et de l'architecture des systèmes informatiques. L'intérêt majeur d'un environnement de type Quartus-II et des processeurs synthétisables est que, contrairement aux processeurs classiques, ils offrent un support idéal pour mieux appliquer et concrétiser rapidement les concepts théoriques.
Pour préserver une certaine neutralité, l'ouvrage développe une présentation équilibrée des environnements les plus connus, comme ISE de Xilinx et Quartus II d'Altera. |
Note de contenu : |
Sommaire
Concepts de base
Les circuits logiques programmables
Architecture et principe de fonctionnement d'un système à microprocesseur
Intégration des composants et communications intrapuce
Introduction au langage VHDL
Architecture et programmation du processeur NIOS
Accès à la mémoire
Les modes d'adressage
Les instructions arithmétiques et logiques de NIOS
Gestion des interruptions et des exceptions
Mise en oeuvre d'un exécutif temps temps-réel sur NIOS
Le pilote de l'UART
|
|  |